高精度針孔檢測設(shè)備
More >>
2022-11-24 11:44:54 精質(zhì)視覺
機器視覺表面質(zhì)量檢測,特別是實時檢測,圖像采集的數(shù)據(jù)量大,所以如何提高圖像處理速度顯得十分重要。提高圖像處理速度主要有兩種手段,一是改善和優(yōu)化圖像處理算法,算法既要簡單快速,又要兼顧實際效果;二是改善和優(yōu)化實現(xiàn)算法的手段。目前,實時圖像處理采集方案主要為下面幾個方面。
1) 通用計算機網(wǎng)絡(luò)并行處理。這種處理結(jié)構(gòu)采用“多客戶機+服務(wù)器”的方式,一個圖像傳感器對應(yīng)一臺客戶機,服務(wù)器實現(xiàn)信息的合成,圖像處理的大部分工作由軟件來完成。該結(jié)構(gòu)雖然比較龐大,但升級維護方便、實時性較好。
2) 數(shù)字信號處理器(DSP)。DSP是一種獨特的微處理器,是以數(shù)字信號來處理大量信息的器件。其工作原理是將接收到的模擬信號轉(zhuǎn)換為“0”或“1”的數(shù)字信號,再對數(shù)字信號進行修改、刪除和強化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式,其實時運行速度遠遠超過通用微處理器。但是,DSP的體系仍是串行指令執(zhí)行系統(tǒng),而且只是對某些固定的運算進行硬件優(yōu)化,故不能滿足眾多的算法要求。
3) 專用集成電路(ASIC)。ASIC是針對于某一固定算法或應(yīng)用而專門設(shè)計的硬件芯片,有很強的實時性。但在實際應(yīng)用中存在開發(fā)周期相對較長、成本高、適應(yīng)性和靈活性差等缺點。
4) 現(xiàn)場可編程門陣列(FPGA)。FPGA由多個可編程的基本邏輯單元組成的一個2維矩陣,邏輯單元之間以及邏輯單元與I/O單元之間通過可編程連線進行連接。FPGA能在設(shè)計上具有很強的靈活性,集成度、工作速度也在不斷提高,可實現(xiàn)的功能也越來越強;同時其開發(fā)周期短,系統(tǒng)易于維護和擴展,能夠大大地提高圖像數(shù)據(jù)的處理速度。
實時圖像處理系統(tǒng)中,底層的信號數(shù)據(jù)量大,對處理速度的要求高,但運算結(jié)構(gòu)相對比較簡單,適合采用FPGA以硬件方式來實現(xiàn);高層處理算法的特點是處理的數(shù)據(jù)量相對較少,但算法和控制結(jié)構(gòu)復(fù)雜,可使用DSP來實現(xiàn)。所以,可以把二者的優(yōu)點結(jié)合在一起以兼顧實時性和靈活性。
USB、串口、并口是計算機和外設(shè)進行通訊的常用接口,但對于數(shù)據(jù)量大的圖像來說,串行RS-232協(xié)議難于達到圖像采集實時性要求。USB口即使能滿足所需速度,但要求外設(shè)必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及。IEEE-1394接口具有廉價,速度快,支持熱拔插,數(shù)據(jù)傳輸速率可擴展,標(biāo)準(zhǔn)開放等特點,在眾多領(lǐng)域得到了廣泛的應(yīng)用。但隨著數(shù)字圖像采集速度的提高、數(shù)據(jù)量的增大,原有的標(biāo)準(zhǔn)漸難以滿足需求。為了簡化數(shù)據(jù)的連接,實現(xiàn)高速、高精度、靈活、簡單的連接,在National Semiconductor公司等多家相機制造商共同制定推出了Camera Link標(biāo)準(zhǔn)。Camera Link是專門為數(shù)字?jǐn)z像機的數(shù)據(jù)傳輸提出的接口標(biāo)準(zhǔn),專為數(shù)字相機制定的一種圖像數(shù)據(jù)、視頻數(shù)據(jù)控制信號及相機控制信號傳輸?shù)目偩€接口,其最主要特點是采用了低壓差分信號(LVDS)技術(shù),使攝像機的數(shù)據(jù)傳輸速率大大提高。